您好,欢迎来到维库电子市场网 登录 | 免费注册

SERDES

SERDES资讯

Silicon Labs发布业界最广泛的56G/112G SerDes时钟产品系列

Si539x时钟提升频率灵活性和抖动性能,Si56x Ultra Series XO/VCXO提供最大可达3GHz的任意频率时钟  Silicon Labs(亦称 “芯科科技”)扩展其时钟产品系列,以满足56G P...

分类:新品快报 时间:2018/6/26 阅读:298 关键词:SerDes 时钟发生器 

格罗方德展示基于先进14nm FinFET工艺技术的业界领先56Gbps长距离SerDes

格罗方德公司今天宣布,已证实运用14纳米FinFET工艺在硅芯片上实现真正长距离56GbpsSerDes性能。作为格罗方德高性能ASIC产品系列的一部分,FX-14TM具有56GbpsSerDes,致力于为提高功率和性能的客户需求而生,亦为应对最严

分类:名企新闻 时间:2016/12/17 阅读:80 关键词:FinFET SerDes 

Maxim推出千兆位多媒体串行链路SerDes芯片组

MaximIntegratedProducts,Inc.(NASDAQ:MXIM)推出最新3.12Gbps千兆位多媒体串行链路(GMSL)SerDes芯片组,设计人员利用传统的STP或重量更轻、成本更低的同轴电缆即可支持高分辨率汽车信息娱乐系统。目

分类:新品快报 时间:2014/4/15 阅读:93 关键词:SerDes Maxim 多媒体 

Avago Technologies于28nm CMOS工艺达成32Gbps的SerDes性能

AvagoTechnologies(Nasdaq:AVGO)为有线、无线和工业应用模拟接口零组件领先供应商宣布其28nm串行/解串器(SerDes)核心已经达到32Gbps的性能,并且可以承受高达40dB的通道损耗,这个最新的SerDes核心不仅仅

时间:2013/7/24 阅读:123 关键词:SerDes Avago 

Altera抖动和SERDES体系结构专家获选IEEE院士

Altera公司(Nasdaq:ALTR)今天宣布,李鹏博士(Dr.MikePengLi)已被IEEE选为IEEE院士。李博士是Altera的研究和开发设计师兼工程师,由于在抖动测试技术设计上的突出贡献而获此殊荣。在现代光电子器件和系统中,李鹏博士

分类:名企新闻 时间:2011/12/27 阅读:81 关键词:SERDES 

Avago新推28Gbps序列器/解除序列器核心

12月5日消息,据外媒报道,AvagoTechnologies推出28Gbps序列器/解除序列器(SerDes)核心,可与28G短距离(VSR)通用电子介面(CEI)标准相容。提供CEI-28G-VSR相容性,进一步扩展高频宽、低功率SerDes的

分类:新品快报 时间:2011/12/5 阅读:886 关键词:Avago 

Intersil推出ISL76321串行/解串器接口芯片

Intersil公司日前宣布针对汽车后视安全系统,推出ISL76321串行/解串器(SerDes)接口芯片。这款单片式收发器解决方案通过一条屏蔽双绞线(STP)电缆传送视频数据、双向控制信息和电源,从而简化系统设计。这款产品有助于设计人员降低系统成

分类:新品快报 时间:2010/12/27 阅读:74 关键词:Intersil 

Avago在40纳米CMOS工艺技术上取得重大突破

作为通信、工业和消费类应用提供模拟接口组件的领袖供应商AvagoTechnologies(Nasdaq:AVGO),今天宣布已在40纳米CMOS工艺技术上取得28Gbps的串化器/并化器(SerDes)性能表现。这一里程碑标志着集成SerDes知识

分类:业界要闻 时间:2010/11/8 阅读:42 关键词:Avago CMOS 

Avago在40纳米CMOS工艺技术上取得突破

AvagoTechnologies宣布已在40纳米CMOS工艺技术上取得28Gbps的串化器/并化器(SerDes)性能表现。这一里程碑标志着集成SerDes知识产权(IP)的专用集成电路(ASIC)可实现更高的带宽应用,从而提高数据在服务器、路由

分类:业界要闻 时间:2010/11/5 阅读:36 关键词:Avago CMOS 

安华高科技领先业内在40nm CMOS工艺上达到25Gbps的SerDes性能表现

AvagoTechnologies(安华高科技)今日宣布,已经在40nmCMOS工艺技术上达到25Gbps的SerDes性能表现,这个里程碑是Avago长久以来ASIC知识产权(IP,IntellectualProperty)性能突破历程上的另一项

分类:新品快报 时间:2010/2/24 阅读:122 关键词:安华高 SerDes CMOS 

SERDES技术

基于京微雅格低功耗FPGA的8b/10b SERDES的接口设计

摘要串行接口常用于芯片至芯片和电路板至电路板之间的数据传输。随着系统带宽不断增加至多吉比特范围,并行接口已经被高速串行链接,或SERDES(串化器/解串器)所取代。起...

技术方案 时间:2015/5/28 阅读:710

首个基于NRZ信号57.5Gbps速率的SerDes技术诞生

CredoSemiconductor,SerDes全球创新领导,宣布业界首个基于NRZ信号57.5Gbps速率的SerDes技术诞生。尽管NRZ信号调制因其功耗、尺寸及成本上相对其他调制方案的优势而受到青睐,此前它的应用速率还局限在28Gbps。C

新品速递 时间:2014/10/17 阅读:993

莱迪思推出ECP5产品系列

导读:莱迪思半导体公司日前宣布推出ECP5产品系列,该系列产品面向对于极低成本、极低功耗、极小尺寸有着苛刻要求的小型蜂窝网络、微型服务器、宽带接入、工业视频等大批量...

新品速递 时间:2014/4/17 阅读:1478

一种因光纤漂移引起SERDES FIFO溢出的解决方案

摘要:在分布式基站系统中,RRU通常会通过光纤拉远实现与BBU的远程互联。由于光纤自身的特性,传输过程中必然会引入抖动和漂移;尤其是漂移,因其低频特性,并且难于滤除,...

技术方案 时间:2013/10/15 阅读:1256

Xilinx SerDes调试方案

0分享[导读]FPGASERDES的应用需要考虑到板级硬件,SERDES参数和使用,应用协议等方面。由于这种复杂性,SERDES的调试工作对很多工程师来说是一个挑战。关键词:SerDesXilin...

技术方案 时间:2013/3/20 阅读:5043

通过SerDes远端I2C接口访问16位I2C外设寄存器地址

摘要:本应用笔记介绍如何通过吉比特多媒体串行链路(GMSL)SerDes的远端I2C接口访问16位寄存器地址。引言Maxim吉比特多媒体串行链路(GMSL)串行器/解串器(SerDes)系列...

设计应用 时间:2012/3/2 阅读:2648

合理设置电源跳线,评估MAX9259/MAX9260 SerDes芯片组

摘要:本应用笔记介绍如何设置MAX9259EVKIT和MAX9260EVKIT电路板的电源跳线,讨论了五种最常见的跳线配置。合理配置跳线,有助于在USB或外部电源供电时用户避免损坏MAX9259/MAX9260串行器/解串器(SerDes)芯片组和

基础电子 时间:2011/7/25 阅读:3304

如何计算MAX9257/MAX9258可编程SerDes芯片组的CCEN持续时间

摘要:该应用笔记介绍如何根据STO超时、时钟频率和UART位时钟计算MAX9257/MAX9258可编程串行器/解串器(SerDes)的CCEN持续时间。MAX9257/MAX9258可编程串行器/解串器(SerDes)器件可以通过双绞线传输视频数

基础电子 时间:2011/7/25 阅读:1113

符合EMI/EMC标准的SerDes——基本测试策略和指南

摘要:电磁干扰(EMI)和电磁兼容(EMC)测试是汽车应用领域中串行器/解串器(SerDes)设计必须验证的参数,需要在设计之初谨慎考虑EMI和EMC问题,避免不必要的设计修改。...

基础电子 时间:2011/3/31 阅读:2434

优化封装以满足SerDes应用键合线封装规范

对于10Gbps及以上数据速率的SerDes,每个数据位的单位间隔是随着近20~30ps的信号上升/下降时间而缩短的。选择合适的封装互连结构,有效地传输这些信号已成为最大限度减少...

基础电子 时间:2011/3/10 阅读:2386

SERDES产品