您现在的位置:维库电子市场网 > 元器件 > 半导体存储器 > Flash Memory(闪存/快闪存储器)

SST25VF080B-80-4I-S2AE供应商,SST25VF080B-80-4I-S2AE相关报价

SST25VF080B-80-4I-S2AE供应商,SST25VF080B-80-4I-S2AE相关报价
SST25VF080B-80-4I-S2AE供应商,SST25VF080B-80-4I-S2AE相关报价
  • 型号:

    SST25VF080B-80-4I-S2AE

  • 品牌:

    SST

普通会员
  • 企业名:深圳市宝星微科技有限公司

    类型:经销商

    电话: 0755-888852264

    联系人:

    邮箱:888852264@qq.com

    地址:广东深圳深圳市福田区华强北路华强广场C栋15K室/门市部:华强电子世界11C001

商品信息 更新时间:2013-11-06

产品参数:

 

    存储器类型 SPI Flash                频率 80MHZ
  工作电压 2.7~3.6V                  封装-箱体 9000
  封装 SOIC8                            存储容量 8M(1Mx8)
  温度范围 -40℃                 工作温度 +85℃

 

  
内核预取
  一种称为内核预取的功能主要负责增加的脉冲时间长度。DRAM内核电路不能跟上I/O电路速度的速增。由于数据不能再连续地从内核中取出以确保控制器需求,内核通常为I/O提供比DRAM总线宽度更大的数据集。
  内核传输足够的数据到接口电路,或者从接口电路传输足够的数据,以使接口电路保持足够长时间的繁忙状态,以便让内核准备下一个操作。例如,假设DRAM内核每个纳秒才能对操作响应。不过,接口可以支持每纳秒两位的数据速率。
  DRAM内核每次操作取两个数据位,而不是一个数据位,因而不必浪费接口一半的容量。在接口传输数据之后,内核已经准备好响应下一个请求,而不需增加延时。增加的内核预取导致脉冲时间长度增加为2,这将直接影响列存取粒度。
  对于每个增加到总线宽度的额外信号,存储器接口将传输两个额外的数据位。因此具有脉冲时间长度为2的512位宽的存储系统,其取粒度为 1,024位(128字节)。很多系统对存取粒度的问题并不敏感,因为它们存储大量的数据。不过,某些系统依赖存储器系统提供小的数据单元,并获益于更窄、更有效的存储器技术。
  
存储器读事务处理
  考虑三种简单的存储器读事务处理情况。第一种情况,存储器控制器发出每个事务处理,该事务处理与前一个事务处理产生一个库冲突。控制器必须在打开一个页和打开后续页之间等待一个tRC时间,这样增加了与页循环相关的延迟时间。在这种情况下的有效数据速率很大程度上决定于I/O,并主要受限于DRAM内核电路。的库冲突频率将有效带宽削减到当前端存储器技术峰值的20%到30%.
  在第二种情况下,每个事务处理都以随机产生的地址为目标。此时,产生库冲突的机会取决于很多因素,包括tRC和存储器内核中库数量之间的相互作用。tRC值越小,开放页循环地越快,导致库冲突的损失越小。此外,存储器技术具有的库越多,随机地址存取库冲突的机率就越小。
  第三种情况,每个事务处理就是页命中,在开放页中寻址不同的列地址。控制器不必访问关闭页,允许完全利用总线,这样就得到一种理想的情况,即有效数据速率等于峰值速率。
  第一种和第三种情况都涉及到简单的计算,随机情况受其他的特性影响,这些特性没有包括在DRAM或者存储器接口中。存储器控制器仲裁和排队会极大地改善库冲突频率,因为更有可能出现不产生冲突的事务处理,而不是那些导致库冲突的事务处理。
  然而,增加存储器队列深度未必增加不同存储器技术之间的相对有效数据速率。例如,即使增加存储器控制队列深度,XDR的有效数据速率也比 GDDR3高20%.存在这种增量主要是因为XDR具有更高的库数量以及更低的tRC值。一般而言,更短的tRC间隔、更多的库数量以及更大的控制器队列能产生更高的有效带宽。
  实际上,很多效率限制现象是与行存取粒度相关的问题。tRC约束本质上要求存储器控制器从新开放的行中存取一定量的数据,以确保数据管线保持充满。事实上,为保持数据总线无中断地运行,在开放一个行之后,只须读取很少量的数据,即使不需要额外的数据。
  另外一种减少存储器系统有效带宽的主要特性被归类到列存取粒度范畴,它规定了每次读写操作必须传输的数据量。与之相反,行存取粒度规定每个行激活(一般指每个RAS的CAS操作)需要多少单独的读写操作。列存取粒度对有效数据速率具有不易于量化的巨大影响。因为它规定一个读或写操作中需要传输的数据量,列存取粒度给那些只需要很少数据量的系统带来了问题。例如,一个需要来自两列各8字节的16字节存取粒度系统,必须读取总共32字节以存取两个位置。因为只需要32个字节中的16个字节,系统的有效数据速率降低到峰值速率的50%.总线带宽和脉冲时间长度这两个结构参数规定了存储器系统的存取粒度。
  总线带宽是指连接存储器控制器和存储器件之间的数据线数量。它设定的存取粒度,因为对于一个指定的存储器事务处理,每条数据线必须至少传递一个数据位。而脉冲时间长度则规定对于指定的事务处理,每条数据线必须传递的位数量。每个事务处理中的每条数据线只传一个数据位的存储技术,其脉冲时间长度为1.总的列存取粒度很简单:列存取粒度=总线宽度×脉冲时间长度。
  很多系统架构仅仅通过增加DRAM器件和存储总线带宽就能增加存储系统的可用带宽。毕竟,如果4个400MHz数据速率的连接可实现 1.6GHz的总峰值带宽,那么8个连接将得到3.2GHz.增加一个DRAM器件,电路板上的连线以及ASIC的管脚就会增多,总峰值带宽相应地倍增。
  首要的是,架构师希望完全利用峰值带宽,这已经达到他们通过物理设计存储器总线所能达到的值。具有256位甚或512位存储总线的图形控制器已并不鲜见,这种控制器需要1,000个,甚至更多的管脚。封装设计师、ASIC底层规划工程师以及电路板设计工程师不能找到采用便宜的、商业上可行的方法来对这么多信号进行布线的硅片区域。仅仅增加总线宽度来获得更高的峰值数据速率,会导致因为列存取粒度限制而降低有效带宽。
  假设某个特定存储技术的脉冲时间长度等于1,对于一个存储器处理,512位宽系统的存取粒度为512位(或者64字节)。如果控制器只需要一小段数据,那么剩下的数据就被浪费掉,这就降低了系统的有效数据速率。例如,只需要存储系统32字节数据的控制器将浪费剩余的32字节,进而导致有效的数据速率等于50%的峰值速率。这些计算都假定脉冲时间长度为1.随着存储器接口数据速率增加的趋势,大多数新技术的脉冲时间长度都大于1.

 

联系方式

企业名:深圳市宝星微科技有限公司

类型:经销商

电话: 0755-888852264

联系人:

邮箱:888852264@qq.com

地址:广东深圳深圳市福田区华强北路华强广场C栋15K室/门市部:华强电子世界11C001

提示:您在维库电子市场网上采购商品属于商业贸易行为。以上所展示的信息由卖家自行提供,内容的真实性、准确性和合法性由发布卖家负责,请意识到互联网交易中的风险是客观存在的。请广大采购商认准带有维库电子市场网认证的供应商进行采购!

电子元器件产品索引: A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9