时钟发生器

时钟发生器技术

一款四输出crystal-less时钟发生器DSC400

导读:近日,麦瑞半导体公司日前发布一款四输出crystal-less时钟发生器DSC400.这是麦瑞半导体第一款基于MEMS的时钟产品,它采用麦瑞半导体获得行业认证的PureSiliconMEMS技术,提供卓越的防抖和稳定性,同时加入了更多功能。“

新品速递 时间:2014/3/20 阅读:1231

系统时钟发生器设计抉择:PLL合成器与晶振时钟性能比较

现今非常复杂的系统设计可能需要分配几个逻辑标准和几个频率的时钟信号复本。时钟的多个复本可能需要一个扇出缓存用于分配。时钟的频率乘数可能需要一个PLL合成器。所有这些要求可以结合在一个有挑战性的时钟树型设计中。电子系统要求可...

基础电子 时间:2013/3/27 阅读:3847

DS1091L :低成本的时钟发生器

DS1091L是一款低成本的时钟发生器,输出频率由工厂预置到130kHz至66.6MHz,标称为±0.25%。器件可产生中心抖动或降频抖动扩频输出,具有引脚可选的抖动幅度和抖动速率。DS1091L采用8引脚?MAX?封装,设计采用3.0V至3.6V电源电压,工作于-4...

基础电子 时间:2011/3/15 阅读:2004

评估低抖动PLL时钟发生器的电源噪声抑制性能

摘要:本文介绍了电源噪声对基于PLL的时钟发生器的干扰,并讨论了几种用于*估确定性抖动(DJ)的技术方案。推导出的关系式提供了利用频域杂散分量*估时钟抖动性能的方法。利用实验室测量结果对不同的测量技术进行比较,并阐述了如何可靠地*...

技术方案 时间:2010/12/20 阅读:3313

PLL时钟发生器XC25BS7简介

XC25BS7系列是内置分频, 倍频电路, 在整个频率范围内保持低消耗电流, 具有超小型封装的PLL时钟发生器IC。输入端分频比(M), 输出端分频比(N)的值均可以在1~256范围内通过激光微调方式自由选择。输出时钟(fQ0)的频率等于标准时钟输入频率...

基础电子 时间:2010/12/2 阅读:1538

低功耗能量回收时钟发生器和触发器的设计

【摘要】在深入研究能量回收和门控时钟技术的基础上,提出了能量回收时钟发生器和触发器的新型设计方案。该方案在SMIC0.35 μm CMOS 标准工艺下,利用Spectre 软件进行仿真...

设计应用 时间:2010/11/23 阅读:2760

频率弹性的CMOS时钟发生器Si5350/51简介

Si5350/51是一款频率弹性可在线编程的CMOS时钟发生器。8路时钟发生器Si5350/51内置压控石英晶体振荡器(VCXO),能以单一时钟IC取代传统的多器件锁相环(PLL)解决方案,与其他...

基础电子 时间:2010/11/18 阅读:2429

基于DP标准发射端扩频时钟发生器电路设计

引言  DP(DisplayPort)接口标准旨在寻求代替计算机的数字视频接口DVI、LCD显示器的低压差分信号LVDS(Low Voltage Differential Signal),作为设备间和设备内的工业标准,...

设计应用 时间:2009/12/18 阅读:2640

Maxim发布适用于网络设备的高性能、三路输出时钟发生器

Maxim推出高性能、三路输出时钟发生器MAX3625B,适用于以太网和光纤通道网络设备。器件采用低噪声VCO和PLL架构,能够从低频晶体或参考时钟输入产生高频、超低抖动(0.36psRM...

新品速递 时间:2009/12/15 阅读:2855

Silicon Labs针对广播视频应用推出业界抖动时钟发生器

高性能模拟与混合信号领导厂商SiliconLaboratories(芯科实验室有限公司,Nasdaq:SLAB)今日发表该公司任意速率(Any-Rate)精密时钟系列新产品Si5324,该器件针对专业广播视频应用最佳化,为业界抖动、最高集成度的

新品速递 时间:2009/9/16 阅读:2855