赛灵思Virtex-5 FPGA器件与DDR3存储技术实现互操作

类别:新闻资讯  出处:网络整理  发布于:2007-08-06 08:58:40 | 1085 次阅读

      可编程逻辑解决方案厂商赛灵思公司(Xilinx, Inc.)日前宣布其Virtex-5 FPGA器件已顺利实现了与存储器供应商的800Mbps DDR3 SDRAM器件的互操作性。与Virtex-5器件实现经硬件验证的互操作性,可帮助客户通过这个正式投入量产的高性能65nm FPGA产品系列,率先享受到DDR3 SDRAM技术带来的优势。

      此次互操作性硬件测试采用了存储器供应商美光科技(Micron Technology)和Elpida存储公司的器件。通过此次宣布开始发售的支持DDR3 SDRAM技术的Virtex-5 LXT ML561 FPGA存储器接口工具包,赛灵思使得设计人员马上就能采用此项技术进行设计。


      “我们的DDR3 SDRAM器件与赛灵思公司采用了量产Virtex-5的存储器控制器在800Mbps速率下实现了互操作性。”美光公司部门营销经理Raymond Fontayne说,“由众多厂商联合打造、兼容JEDEC标准并通过互操作性测试的解决方案为客户提供了一个良好的生态系统,使得我们的客户能迅速为多个市场领域开发平台。”


      Elpida存储公司销售副总裁Bijan Yazdani说:“Elpida与赛灵思建立了战略合作伙伴关系,旨在为市场上需要高性能和高成本效益的解决方案提供新的DRAM技术。DDR3和Virtex-5 FPGA互操作测试的成功,将使得赛灵思能够为其客户提供经硬件验证的FPGA控制器,从而推动DDR3 DRAM技术的快速普及。”


      DDR3 SDRAM架构从DDR2 SDRAM演化而来,支持更高的带宽、更低的功耗(1.5V供电,而DDR2 SDRAM为1.8V),以及提高的IO信令以提供更好的信号完整性,从而支持更高的系统性能。


      在Virtex-5 LXT ML561 FPGA存储器接口工具包上进行的互操作性测试验证了DDR3 SDRAM控制器和接口的参考设计,该参考设计计划于今年9月份大规模推出。新的参考设计利用了Virtex-5 FPGA的新特性,如可编程输入输出延迟模块IODELAY,可保证的读取数据获取以及可配置的写入数据信号,从而可以达到800Mbps数据速率并满足DDR3 SDRAM的功能需求。 


     “对于率先采用新架构如DDR3 SDRAM的用户来说,经硬件验证的参考设计非常关键,因为我们所处的行业竞争非常激烈。” 加拿大KINGTIGER 科技公司总裁兼运营官Sunny Chang说。


价格和供货情况


      支持DDR3 SDRAM接口的Virtex-5 LXT ML561 FPGA存储器接口工具包现在即可供货,售价为5,995美元。ML561还可用于评测DDR2 SDRAM、DDR SDRAM、QDR II SRAM和RLDRAM II接口。完整的DDR3硬件验证参考设计文件于2007年9月起提供。
关键词:DDR3FPGA

全年征稿 / 资讯合作

稿件以电子文档的形式交稿,欢迎大家砸稿过来哦!

联系邮箱:3342987809@qq.com

版权与免责声明

凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。

热点排行

广告