MIPS 宣布推出其第一个 RISC-V IP 内核

类别:新品快报  出处:网络整理  发布于:2022-12-14 10:47:29 | 302 次阅读

    随着各行业加速向 RISC-V 转变,开放标准指令集架构 (ISA) 正在引领新一轮创新与协作浪潮。为了推动这一趋势,高度可扩展 RISC 处理器 IP 的领先开发商MIPS宣布推出 eVocore P8700,这是业界性能、可扩展性强的 RISC-V 多处理器 IP。P8700 已获得汽车驾驶员辅助系统 (ADAS) 和自动驾驶等应用的许可。
    eVocore P8700 多处理器 IP 内核具有一流的性能效率,适用于片上软件 (SoC) 应用,是首批基于 RISC-V 开放 ISA 的 MIPS 产品之一。P8700 是第一个提供乱序 (OOO) 处理和一致的多线程、多核、多集群可扩展性的 RISC-V IP 内核——使半导体公司和 OEM 能够实现新水平的 RISC-V 性能并进一步加快创新。
    P8700 将深度管道与多问题 OOO 执行和多线程相结合,以提供出色的计算吞吐量。内核的高水平可扩展性使其非常适用于汽车(ADAS、AV、IVI)、数据中心和存储以及高性能计算 (HPC) 等广泛市场和应用中的计算密集型任务。
    MIPS 执行官 Desi Banatao 表示:“包括 P8700 在内的 eVocore 系列 IP 内核代表了 MIPS 在我们全面拥抱 RISC-V 时的持续发展。“我们设计 P8700 是为了让客户能够在 CPU IP 内核中利用 RISC-V 的强大功能,从而提供水平的可扩展性和性能。我们相信,我们的 RISC-V P8700 多处理器内核将帮助各种规模的公司利用创新的 SoC 解决方案快速进入市场。”
    在广泛且不断发展的工具和软件生态系统的支持下,客户现在可以开始使用 P8700 进行设计。
    eVocore P8700 的特点包括:
    可扩展至 64 个集群、512 个内核和 1,024 个 Harts/线程。
    单线程性能优于其他 RISC-V CPU IP 当前可用的性能。
    适用于各种应用程序中的计算密集型任务。包括汽车、数据中心和存储、HPC 等。
    P8700 还包括强大的汽车安全功能,例如:
    性能高效的 ASIL-D 系统的安全性和性能之间的完美平衡。
    可用于多种应用(视觉、雷达、激光雷达等)的稳健安全模型。
    内部故障检测和报告;特殊故障总线监视器,可加快系统恢复速度。
    MIPS 的 eVocore P8700 多处理器已获得 Mobileye 的许可,Mobileye 是 ADAS 和自动驾驶技术及解决方案开发和部署的。Mobileye 已将 P8700 纳入其一代 EyeQ Ultra 片上系统 (SoC)。
    “Mobileye 高效、可扩展且经过验证的 EyeQ SoC 正在推动驾驶辅助和自动驾驶汽车技术的革命。新的 MIPS eVocore CPU 不仅提供了 MIPS 众所周知的无与伦比的性能和效率组合,而且还提供了开放软件开发环境的差异化,”Mobileye 工程执行副总裁 Elchanan Rushinek 说,他的技术被用于多家汽车制造商。
关键词: RISC-V

全年征稿 / 资讯合作

稿件以电子文档的形式交稿,欢迎大家砸稿过来哦!

联系邮箱:3342987809@qq.com

版权与免责声明

凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,https://www.dzsc.com,违反者本网将追究相关法律责任。

本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。

如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。

热点排行

广告